# Билет 10

1.Статические характеристики биполярного транзистора. Модель Эберса-Мола.

### Статические характеристики.

Транзистор как четырехполюсник характеризуется входной и выходной статическими ВАХ. Статические входные и выходные ВАХ биполярной транзистора n-p-n-типа для схем включения с ОЭ и ОБ приведень на рис. 2.10. они имеют явно выраженный нелиней ный характер. При этом входные ВАХ (рис. 2.10) подобна прямой ветви ВАХ диода, а выходные (рис. 2.10,б,г) характери зуются вначале резким возрастанием выходного тока при возрастании выходного напряжения а затем, по мере дальней шего роста напряжения, незначительным его увеличением. Пере ход значений выходного тока на пологий участок соответствуе' границе области режима насыщения транзистора, когда оба пере хода открыты. При этом на выходных харак теристиках транзистора, включенного с ОБ, явно видны області двух режимов его работы: нормального режима, соответствующей обратному напряжению на коллекторном переходе (1 квадрант) и режима двойной инжекции, соответствующего прямому смешению коллекторного перехода (2 квадрант).

При включении транзистора в схему с ОЭ выходные характеристики полностью располагаются в 1-м квадранте. В то же время изменение положительного значения входного тока начинается не от нулевого значения входного напряжения, как в случае схемы с ОБ, а при некотором его положительном значении из-за падения напряжения на эмиттерном переходе от тока 13 при VкэФЪ.



На выходной характеристике транзистора можно выделить три области, отвечающие различным режимам работы транзистора:

насыщения (заштрихованная область левее линии ОА — режим двойной инжекции); отсечки (заштрихованная область ниже линии ОБ, соответствующая закрытому состоянию транзистора; активной (незаштрихованная область между линиями ОА и ОБ), соответствующая активному состоянию транзистора

## Модель Эберса-Мола

Эквивалентные схемы: Эберса-Мола. Строится на базе физ модели транзистора. Характеризует активную область. Схема отражает обратимость транзистора (равноправность переходов). Мат. Описание:

$$\begin{cases} I_{3} = I_{1} - a_{01}I_{2} \\ I_{K} = a_{0N}I_{1} - I_{2} \\ I_{3} = I_{3E_{0}}^{'}(e^{\frac{U_{3}}{\varphi_{m}}} - 1) - a_{01}I_{KE_{0}}^{'}(e^{\frac{U_{K}}{\varphi_{m}}} - 1) \\ I_{K} = a_{0N}I_{3E_{0}}^{'}(e^{\frac{U_{3}}{\varphi_{m}}} - 1) - I_{KE_{0}}^{'}(e^{\frac{U_{K}}{\varphi_{m}}} - 1) \end{cases}$$



- 1) 1-я Система из эквивалентной схемы
- 2) 2-я Система при подстановке формул для переходов

## 2. Дифференциальные усилители

Дифференциальный усилитель — широко известная схема, используемая для усиления разности напряжений двух входных сигналов. В идеальном случае выходной сигнал не зависит от уровня каждого из входных сигналов, а определяется только их разностью. Когда уровни сигналов на обоих входах изменяются одновременно, то такое изменение входного сигнала называют синфазным. Дифференциальный или разностный входной сигнал называют нормальным или полезным.

По принципу построения дифференциальные усилительные каскады - это балансные (мостовые) усилительные каскады параллельного типа. Они обладают высокой стабильностью параметров при воздействии различных дестабилизирующих факторов, большим коэффициентом усиления дифференциальных сигналов и высокой степенью подавления синфазных помех.



Рис. 2.67. Классический транзисторный дифференциальный усилитель.

рисунке 2.67 показана основная схема дифференциального усилителя. Выходное напряжение снимается коллекторами, между если нужен дифференциальный сигнал. Еспи нужен несимметричный (инвертированный) сигнал, то снимает одного из коллекторов (получится схема с однополюсным выходом).

Существуют усилительные и точностные параметры дифференциальных каскадов.

**К точностным параметрам относятся**: начальный разбаланс входного напряжения (или напряжение смещения нуля) и его температурные дрейф, средний входной ток и разбаланс входного тока.

Усилительные параметры стоит рассмотреть подробнее. Главными из них являются дифференциальный коэффициент усиления, синфазный коэффициент усиления, а также коэффициент подавления синфазной составляющией (синфазных напряжений).

1) Дифференциальный коэффициент. В симметричной схеме (такова показана на рисунке выше Rэ>>r<sub>3</sub>

 $K_{\rm II} = (R_{\rm k} * I_0)/2 *$  фт

Тут  $R_k$  – сопротивление коллектора,  $I_0$  – начальный ток эмиттера, а  $\phi_{\scriptscriptstyle T}$  - температурный потенциал p-n перехода (для кремния равен 25мВ)

2) Синфазный коэффициент усиления Для того чтобы определить синфазный коэффициент усиления – нужно на оба входа подать одинаковые сигналы Uвх

#### Kc=Rk/(2\*Rэ)=delta(Uвых)/delta(Uc)

Величина синфазного коэффициента усиления уменьшается при увеличении величины эмиттерного резистора, поскольку при этом уменьшается величина изменения  $I_0$  при изменении потенциала  $U_2$ .

3) Легко определить коєффициент ослабления синфазного сигнала (КОСС)

#### Косс=Кд/Кс

Этот коэффициент характеризует способность ДК ослаблять одинаковые изменения параметров самого ДК и одинаковых составляющих входных сигналов.

Также в качестве параметров можно рассматривать сопротивления каскада.

- 1) Входное дифференциальное сопротивление  $R_{\text{вх.л.}} = 2r_{69}$
- 2) Входное синфазное сопротивление  $R_{\text{вх.с.}} = \beta * R_9$
- 3) Выходное сопротивление не может быть дифференциальным или синфазным. Его величина  $R_{\text{вых}} = R_{\text{k}} * R_{\text{к}} / (R_{\text{k}} + R_{\text{k}})$  формируется

между коллекторами транзисторов дифференциального каскада.

Существует множеству других схем дифференциальных усилителей. Среди них - ДУ с нелинейным двухполюсником в цепи эмиттеров, ДУ с несимметричным входом и выходом, ДУ на составных транзисторах, ДУ каскада на полевых транзисторах

И другие.

На всякий случай.



Рис. 6.32 Дифференциальный усилительный каскад с динамической нагрузкой



Рис 633. Дифференциальный усилительный каскад с несимметрич ными входом и выходом



Рис. 635. Дифференциальный усилительный каскад на составных траизпеторах



Рис. 634 Дифферен лальный усилительный каскад на полевых транзисторах

# 3. Транзисторные триггеры

(Бистабильная ячейка, управление, управление ячейки с двух входов и с одного входа)



Одним из основных элементов для бистабильных ячеек являются цифровые ключи. Для бистабильных ячеек характерно использование не только прямых связей между ключами, но и положительных обратных связей. В последовательной цепочке ключей каждый ключ "окружен" ключами, находящимися в противоположном состоянии. Таким образом, в произвольной паре смежных ключей  $T_n$  и  $T_{n+1}$  выходное напряжение ключа  $T_{n+1}$  такое же, как входное напряжение ключа  $T_{n}$ . Изолировав рассматриваемую пару от предыдущих и последующих звеньев цепочки и соединив выход (n+1)го ключа со входом п-го мы не измением состояние пары. Это устойчивое состояние может иметь два варианта:  $T_n$  замкнут,  $T_{n+1}$  – открыт. И наоборот. Такие электронные схемы, имеющие 2 равноценных варианта устойчивых состояний, называются бистабильными ячейками или триггерами.



Схеме бистабильной ячейки свойственна симметричная конфигурация, наличие взаимных обратных связей и то, что один из ключей заперт, а второй открыт и насыщен. Таким образом, БЯ свойственна электрическая ассиметрия. Однако полная электрическая симметрия невозможна. Докажем это методом от противного. Пусть схема БЯ находится в симметричном состоянии, когда оба транзистора открыты и работают на границе активного режима. (Запертое состояние двух транзисторов невозможно, т.к. при этом коллекторные

потенциалы обоих транзисторов равны +Еп, те превышают напряжение отпирания и\*. Невозможно и насыщенное состояние, т.к. тогда коллекторные потенциалы были бы меньше и\*.) Напряжения на обоих коллекторах и базах равны и близки к и\*. Коллекторній ток пропорционален току базы  $Ik=\beta*Iб$ . Пусть в результате неизбежных флуктуаций напряжение на одной из баз, например T1, изменится на  $\Delta U_{61}$  Тогда токи изменятся следующим образом  $\Delta I_{61} = \Delta U_{61}/R$ вх.

 $\Delta I_{k1} = \beta * \Delta I_{61}$ 

Rвх — входное сопротивление открытого транзистора. Часть приращения  $\Delta I k$  ответвится в цепь базы T2 и тогда

 $\Delta I_{62} = -m * \Delta_{Ik1}$ 

 $\Delta I_{k2} = \beta * \Delta I_{62}$ 

Аналогично часть  $\Delta I_2$  ответвится в цепь базы T1 в виде приращения базового тока

 $\Delta I_{\text{61}}\textrm{'}=\textrm{-m}*\Delta I_{\text{k2}}\textrm{=m}^{2}\textrm{*}\;\beta^{2}\textrm{*}\Delta I_{\text{61}}$ 

При обычных значениях вроде M=0,5 дополнительное приращение  $\Delta I_{61}$ ', получившееся при обходе цепи, будет значительно превышать исходное приращение  $\Delta I_{61}$ . Следующее приращение  $\Delta I_{61}$ ' окажется во столько же раз больше приращение  $\Delta I_{61}$ ' и т.д.Значит, реакция схемы на малейшую исходную флуктуацию состоит в усилении последней.

Лавинообразный процесс нарастания токов в одной половине БЯ и уменьшения токов в другой половине называются регенерацией. Регенерация заканчивается запиранием одного из ключей и насыщением второго. В нашей примере при положительной флуктуации  $\Delta U_{61}$  запирается T2, а при отрицательной – T1. Поскольку знак флуктуации – величина случайная, то и результаты лавинообразного процесса равновероятны. Значит, при анализе БЯ любое из двух сочетаний возможно. Цель управления бистабильной ячейкой состоит в том, чтобы с помощью импульсных сигналов задавть то или иное состояние или изменять данное устойчивое состояние на противоположное.

Различают два способа управления бистабильной ячейкой: режим раздельных входов и режим общего (счетного) входа.

Режим раздельных входов



В режиме раздельных входов параллельно каждому из транзисторов подключается еще один транзисторный ключ (Т3 и Т4). Эти ключи управляются внешним

сигналом – током базы, принимающим одном из двух значений:  ${\rm I_6}^+$  или 0.

Пусть в исходном состоянии T1 заперт, T2 открыт и насыщен, а оба ключа T3 и T4 заперты. Если открыть транзистор T4 током  $I_6^+$ , то состояния БЯ не изменится, т.к. напряжение  $U_{k2}$  в исходном состоянии уже было близко к нулю. Если же открыть T3, то потенциал  $U_{k1}$  падает до 0. Вместе с ним падает до нуля потенциал базы  $U_{62}$  и транзистор T2 закрывается. При этим из-за регенерации T1 отпирается до насыщения. После того как достигнуто новое устойчивое состояние, ключ T3 теряет свое управляющее действие. Чтобы вернуть Бя в исходное состояние теперь нужно отпереть транзистор T4.

Таким образом режим раздельных входом характерен для отпирающих сигналов на оба входа БЯ. Одновременное поступление отпирающих импульсов на оба входа в данной схеме недопустимо.



Действительно, если отпирающие попадут одновременно на транзисторы Т1 и Т2, то на их базах будет нулевой потенциал и оба транзистора будут заперты. По окончанию сигнала оба транзистора откроются, т.е. БЯ окажется временно в симметричном состоянии, из которого с равной вероятностью БЯ перейден в одно из двух устойчивых состояний. Следовательно, результат одновременно воздействия отпирающих сигналов оказывается неоднозначным, что недопустимо [RS-ттиггер]

#### Режим общего входа



Для этого режима характерна подача управляющих сигналов одновременно на оба соединенных между собой входа БЯ, причем каждый очередной сигнал вызывает переход БЯ в состояние, противоположное предыдущему. Для того чтобы устойчивые состояния

БЯ менялись регулярно после каждого входного импульса схема должна иметь внутреннюю память. Функция этой памяти состоит в том, чтобы хранить информацию о предыдущем состоянии триггера в течение всего времени действия очередного управляющего сигнала, а после его окончания обеспечить принудительный переход схемы в состояние, противоположное предыдущему. Для реализации внутренней памяти используют запоминающие емкости.

Бистабильные ячейки, предназначенные для работы в режиме общего входа, называют **Т-триггерами.**